Завершено тестирование IP-блока FDPLL 28 нм

 

 

В декабре 2019 наш проект по разработке IP-блока генератора с автоподстройкой частоты получил поддержку от Фонда содействия инновациям. В рамках первого этапа работ успешно проведен синтез FDPLL в технологическом базисе 28 нм TSMC, разработаны необходимые топологические представления, проведены тесты IP-блока генератора. Измеренный в симуляции джиттер не превышает 2% во всем диапазоне выходных частот. Далее планируется повторить разработку в технологическом базисе 16 нм TSMC. Необходимый для этого PDK был получен нашей командой в начале 2020 года.

 

Технические характеристики

Характеристика Значение
Опорная частота, МГц 0.8-1000
Выходная частота, МГц 200-2000
Вспомогательная частота, МГц 3.125-1000
Джиттер (макс. значение), % 2
Мощность, мВт 5