Вакансии


  • Старший RTL-разработчик (Senior)
  • Специалист по верификации RTL (Middle)
  • Старший специалист по верификации RTL (Senior)
  • Старший специалист по топологическому проектированию (Senior)
  • Сетевой программист
  • Ведущий разработчик печатных плат (Senior)

  • Компания "Мальт Систем" - современный fabless дизайн-центр по разработке цифровой и аналоговой микроэлектроники, резидент «Сколково». Сегодня наши чипы производятся на крупнейшей независимой фабрике TSMC (Тайвань) по технологиям 28, 16 нм. Мы делаем 3-5 запусков в год. Мы разрабатываем не только "цифру", мы владеем полным стеком технологий включая разработку аналоговых IP-блоков, создание проблемно-ориентированных программируемых вычислительных ядер, разработку схемотехники и топологии СБИС до tapeout'а, мы любим и умеем быстро верифицировать функционал будущего СБИС на ПЛИС, для наших аппаратных решений мы сами разрабатываем базовый системный и прикладной софт, базируясь на open source, конечно.


    На сегодня наш коллектив включает более 40 человек. Наша команда состоит из выпускников ведущих научных школ РФ: МГУ имени Ломоносова, МГТУ им. Баумана, МИФИ. У нас сильный научный бэкграунд и соответствующий подход к разработкам. Мы любим досконально разбираться и понимать, а не "собирать из черных кубиков". Поэтому наше преимущество - полный контроль над разрабатываемым вычислителем от транзистора до "софта". Нам нравится автоматизация и современные инструменты для коллективной работы, мы не любим бумаги и прочий формализм. Поэтому инженеры у нас не заполняют от руки бланки и не пишут заявления, они работают.


    Да, а чего мы все-таки делаем? Мы разрабатываем специализированные энергоэффективные программируемые вычислители "под ключ" и отдельные цифровые и аналоговые IP-блоки для них. Где это применимо? В телекоме, для решения задач коммутации и маршрутизации сетевого трафика (обработка заголовков сетевых пакетов), для потокового шифрования и проверки целостности информации (обработка тел сетевых пакетов), для создания блокчейн-решений (от смарт-контрактов до майнинга), для параллельной обработки больших массивов неструктурированных данных, для реализации физического и канального уровня модели OSI в высокоскоростных "медных" и оптических приемопередатчиках и для решения многих других задач. А подробнее? Подробнее - приходите, расскажем лично. В микроэлектронике много секретов :)


    Зачем "Мальт Систем" новые специалисты, когда есть старые? Мы растем. Растем быстро. На 30-40% в год. У нас много задач. Большинство - невыполнимые по российским меркам и сложные по меркам мировым. Решаем мы их быстро. Хотим - еще быстрее. Нам нужны такие-же сотрудники, как мы сами. Реально разбирающиеся в теме, вовлеченные в процесс разработки, самостоятельные, склонные к техническому творчеству. Что мы вам дадим? Заработную плату, квартальные премии, уютный офис, наш опыт и знания, столько свободы, сколько не помешает вашей работе. И, еще: то, что вы сделаете у нас, через год или два можно будет потрогать руками и этим можно будет гордиться! Мы небольшая команда, у нас вклад каждого сотрудника реально значим и видим.


    Ознакомиться с открытыми вакансиями и направить Ваше резюме можно через hh. Также координаты для связи вы можете найти у нас в разделе Контакты.


    На данный момент открыты вакансии:


    Старший RTL-разработчик (Senior)


    Обязанности:

    • Разработка сложных цифровых дизайнов для ASIC;
    • Формирование тестового плана, участие в разработке функциональных тестов;
    • Разработка документации на дизайн;
    • Портирование и отладка своего кода на FPGA прототипе;
    • Разработка проектных ограничений;
    • Взаимодействие с группой топологического проектирования;
    • Помощь в руководстве группой разработчиков/руководство своей подгруппой.

    Требования:

    • Опыт работы от 5 лет;
    • Уверенное знание VHDL/Verilog;
    • Опыт работы с коммерческими RTL-симуляторами;
    • Опыт разработки на ASIC;
    • Навыки написания скриптов;
    • Опыт интеграции каких-либо RISC-ядер;
    • Знакомство с UVM;
    • Опыт работы со сложными покупными IP (DDR, PCIe, 10GE);
    • Высшее техническое/естественнонаучное образование.

    Желательно:

    • Опыт разработки SoC;
    • Базовые навыки программирования на Си/Си++;
    • Опыт участия в Open Source RTL-разработке.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00, возможна частично удалённая работа;
    • Заработная плата 150 000 - 200 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • У нас нет бюрократии, дресс-кода и прочих "мелких требований", зато есть большие задачи и возможности;
    • Например, возможность защиты диссертации и ведения научной работы прямо у нас;
    • Коллектив, в котором можно и поучить других и поучиться самому;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.


    Специалист по верификации RTL (Middle)


    Обязанности:

    • Разработка тестового окружения для дизайнов со сложными покупными IP;
    • Поддержка системы непрерывной интеграции;
    • Разработка документации на проекты;
    • Поддержка системы документирования кода;
    • Тестирование прототипов на ПЛИС.

    Требования:

    • Высшее техническое/естественнонаучное образование;
    • Опыт работы по специальности 1-3 года;
    • Уверенное владение Python;
    • Умение писать и читать RTL-код (предпочтителен VHDL);
    • Опыт работы с UVM;
    • Уверенное владение одним из коммерческих симуляторов (Questa/ModelSim, VCS, Incisive);
    • Знание Си++;
    • Опыт работы с системами отладки на чипе в ПЛИС (ChipScope, ILA).

    Желательно:

    • Опыт верификации дизайнов со сторонними покупными IP-блоками (PCIE, DDR, 10GE);
    • Опыт работы с OSSVM, cocotb, VUnit.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00, возможна частично удалённая работа;
    • Заработная плата 120 000 - 160 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • У нас нет бюрократии, дресс-кода и прочих "мелких требований", зато есть большие задачи и возможности;
    • Например, возможность защиты диссертации и ведения научной работы прямо у нас;
    • Коллектив, в котором можно и поучить других и поучиться самому;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.

    Старший специалист по верификации RTL (Senior)


    Обязанности:

    • Руководство тестированием RTL на всех этапах проектирования;
    • Разработка тестового окружения для дизайнов со сложными покупными IP;
    • Поддержка и развитие системы непрерывной интеграции;
    • Поддержка и развитие системы документирования кода.

    Требования:

    • Высшее техническое/естественнонаучное образование;
    • Опыт работы 4-10 лет;
    • Участие в разработке проектов "до кремния";
    • Уверенное владение Python и Tcl;
    • Уверенное владение Си++;
    • Опыт работы с UVM;
    • Опыт тестирования сложных IP-ядер (PCIE, DDR, 10GE);
    • Уверенное знание VHDL/Verilog.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00, возможна частично удалённая работа;
    • Заработная плата 160 000 - 200 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • У нас нет бюрократии, дресс-кода и прочих "мелких требований", зато есть большие задачи и возможности;
    • Например, возможность защиты диссертации и ведения научной работы прямо у нас;
    • Коллектив, в котором можно и поучить других и поучиться самому;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.

    Старший специалист по топологическому проектированию (Senior)


    Обязанности:

    • Проектирование топологии цифровых блоков;
    • Проектирование топологии цифро-аналоговых блоков;
    • Разработка топологии кристалла в целом, включая IO и питание;
    • Участие в руководстве группой топологического проектирования;
    • Общение с представителями фабрик, согласование запусков.

    Требования:

    • Опыт участия в прохождении до GDSII по цифровому маршруту 28 нм. или ниже;
    • Опыт финализации и характеризации IP-блоков, подготовки мануалов по IP-блокам;
    • Опыт использования сторонних сложных IP (PCIe, DDR3/4, 10GE) в реальных проектах;
    • Опыт работы с полным маршрутом проектирования Cadence не менее пяти лет.

    Желательно:

    • Опыт разработки аналоговой топологии;
    • Опыт руководства коллективом топологов.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00, возможна частично удалённая работа;
    • Заработная плата 160 000 - 200 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • У нас нет бюрократии, дресс-кода и прочих "мелких требований", зато есть большие задачи и возможности;
    • Например, возможность защиты диссертации и ведения научной работы прямо у нас;
    • Коллектив, в котором можно и поучить других и поучиться самому;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.

    Сетевой программист


    Обязанности:

    • Разработка транслятора P4-программ в прошивку Dataplane специализированного высокоскоростного сетевого чипа;
    • Портирование и оптимизация стека FRRouting.

    Требования:

    • Уверенное знание современных стандартов C++;
    • Опыт написание модулей для ядра Linux;
    • Уверенное знание стека сетевых технологий, в частности знакомство с протоколами BGP и OSPF;
    • Знакомство с сетевым стеком Quagga/FRRouting;
    • Знакомство с языком P4;
    • Знакомство с LLVM;
    • Знание Python, Shell или других скриптовых языков;
    • Опыт работы с системами версионирования (Git/Mercurial).

    Желательно:

    • Опыт разработки на языке ассемблера для любой архитектуры;
    • Опыт участия в Open Source разработке.

    Будет плюсом:

    • Опыт работы с ZebOS;
    • Знакомство с eBPF;
    • Знакомство с OpenFlow.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00, возможна частично удалённая работа;
    • Заработная плата 190 000 - 220 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • У нас нет бюрократии, дресс-кода и прочих "мелких требований", зато есть большие задачи и возможности;
    • Например, возможность защиты диссертации и ведения научной работы прямо у нас;
    • Коллектив, в котором можно и поучить других и поучиться самому;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.

    Ведущий разработчик печатных плат (Senior)


    Обязанности:

    • Разработка отладочных плат и reference design для наших процессоров;
    • Разработка тестовых плат для проверки созданных нами тестовых чипов;
    • Подбор элементной базы (в т.ч. с учетом сроков и возможностей поставки);
    • Отладка разработанных изделий, проведение внутренних базовых испытаний;
    • Руководство работой привлеченных специалистов при разработке сложных плат;
    • Проведение входного контроля результатов работы привлеченных специалистов;
    • Подготовка документации на разработанное (не ГОСТ, а чтоб инженерам было понятно).

    Требования:

    • Опыт работы инженером-схемотехником/топологом печатных плат более пяти лет;
    • Опыт разработки схемотехники подсистемы питания ПЛИС типа Xilinx Virtex / Intel Stratix;
    • Опыт трассировки печатных плат с цифровыми интерфейсами типа PCIe Gen3, DDR3/4;
    • Опыт работы с высокочастотными (RF) сигналами до 15 ГГц и их разводки по плате;
    • Готовность работать в команде, с привлечением сторонних исполнителей на аутсорсе;
    • Опыт работы с современным измерительным оборудованием Keysight, Tektronix, и пр.

    Желательно:

    • Опыт моделирования электрических схем в САПР;
    • Опыт разработки плат с инструментальными ЦАП/АЦП;
    • Знание технического английского на разговорном уровне;
    • Опыт использования ПО для управления проектами типа redmine.

    Условия:

    • Гибкий график работы в удобное время пн-пт в диапазоне с 8:00 до 20:00;
    • Заработная плата 160 000 - 210 000 рублей в месяц (на полную ставку, на руки) по результатам собеседования;
    • Возможность дальнейшего профессионального развития и роста по результатам работы;
    • Если время до работы >45 мин., то оплата времени в дороге, как рабочее;
    • Софинансирование медицинских услуг и занятий спортом;
    • Дополнительные квартальные премии, чай/кофе, печеньки, фрукты, корпоративные обеды.